Login
Project Report

1

'성능구동 논리회로 자동설계 방식 개발', 문교부 학술진흥 연구 1차년도 연구 보고서, 서울대학교 반도체 공동연구소, ISRC 90-E-DE-D003, 1990 년 7 월.

2

'Hypertext 처리를 위한 지능형 processor 개발', 최종 연구보고서, 한국 전자통신연구소, 1991 년 6월.

3

'성능구동 논리회로 자동설계 방식 개발',  교육부 학술진흥 연구 2차년도 연구 보고서, 서울대학교 반도체 공동연구소, ISRC 91-E-DE-D003, 1991 년 7 월.

4

'Automatic High-level Synthesis System 의 개발에 관한 연구', 최종 연구보고서, 삼성 전자 반도체 연구소, 1992 년  1월.

5

'Bit-parallel 구조의 DSP 상위스준 합성기 개발', 최종 연구보고서, 한국전자통신 연구소, 1992 년 5 월.

6

'VLSI 설계 자동화 시스템에 관한 연구', 1차년도 연구 보고서, 한국 과학재단, 1992 년 6 월.

7

'성능구동 논리회로 자동설계 방식 개발', 교육부 학술진흥 연구 3차년도 연구 보고서, 서울대학교 반도체 공동연구소, ISRC 92-E-0016, 1992 년 6 월.

8

'VHDL 을 이용한 ASIC Synthesis Software 개발에 관한 연구',  1차년도 연구 보고서, 상공부, 1992 년 8 월.

9

'고성능 논리회로 자동설계 시스템', 교육부 학술진흥 연구 1차년도 연구 보고서, 서울대학교 반도체 공동연구소, ISRC 93-E-0016, 1993 년 4 월.

10

'VLSI 설계 자동화 시스템에 관한 연구“, 2 차년도 연구보고서, 한국 과학재단, 1993 년 6 월.

11

'Viterbi 디코더 용 칩 설계', 최종연구보고서, 전자부품 종합기술연구소, 1993 년 7 월.

12

'VHDL을 이용한 Top-down 방식의 Digital Audio Processor 설계', 1 차년도 연구보고서, 삼성전자(주), 1993 년 10 월.

13

'VHDL 을 이용한 ASIC Synthesis Software 개발에 관한 연구',  2차년도 연구 보고서, 상공부, 1993 년 11 월.

14

'고성능 논리회로 자동설계 시스템', 교육부 학술진흥 연구 2차년도 연구 보고서, 서울대학교 반도체 공동연구소, ISRC 94-E-2030, 1994 년 4 월.

15

'VHDL을 이용한 Top-down 방식의 Digital Audio Processor 설계', 2 차년도 연구보고서, 삼성전자(주), 1994 년  6 월.

16

'VLSI 설계 자동화 시스템에 관한 연구', 3차 년도 연구보고서, 한국 과학재단, 1994 년 8 월.

17

'순차회로의 시험패턴 생성기의 개발', 최종 연구보고서, 서강대학교 대학원, 1995 년 6 월.

18

'고성능 논리회로 자동설계 시스템', 교육부 학술진흥 연구 3차년도 연구보고서, 서울대학교 반도체 공동연구소, ISRC 95-E-2030, 1995 년 6 월.

19

'VHDL 을 이용한 ASIC Synthesis Software 개발에 관한 연구',  3차년도 연구 보고서, 통상산업부, 1995 년  6 월.

20

'위성방송용 FEC 디코더 칩의 설계에 관한 연구',  1차년도 연구보고서, 현대 전자산업(주), 1995 년  9 월.

21

'KS 0161 및 KS 0164 음원 칩의 음합성과 제어방식의 설계 구현', 최종 연구보고서, 삼성전자(주), 1996 년  5 월.

22

'성능구동 데이타패스 자동 합성시스템의 설계',  1차년도 연구보고서, 서울대학교 반도체 공동연구소, ISRC 95-E-2007, 1996 년 6 월.

23

'코드 생성기능을 갖는 DSP 알고리듬 시뮬레이터의 개발', 1차년도 연구보고서, 통상산업부/정보통신부/과학기술처, 1996 년  6 월.

24

'위성방송용 FEC 디코더 개발',  2 차년도 연구보고서, 현대 전자산업(주), 1996 년 10 월.

25

'코드 생성기능을 갖는 DSP 알고리듬 시뮬레이터의 개발', 2 차년도 연구보고서, 통상산업부/정보통신부/과학기술처, 1997 년  6 월.

26

'성능구동 데이타패스 자동 합성시스템의 설계',  2 차년도 최종 연구보고서, 서울대학교 반도체 공동연구소, ISRC 96-E-2006, 1997 년 7 월.

27

'저전력 소모 회로 및 시스템 설계를 위한 자동합성 시스템‘,  최종 연구보고서, 한국과학재단, 1998 년 4 월.

28

'코드 생성기능을 갖는 DSP 알고리듬 시뮬레이터의 개발', 3 차년도 연구보고서, 산업자원부/정보통신부/과학기술부, 1998 년  6 월.

29

'저전력 소모 조합/순차회로 합성시스템의 개발',  1 차년도 연구보고서, 서울대학교 반도체 공동연구소, ISRC 97-E-2019, 1998 년 7 월.

30

'MPEG2 Audio/AC-3 디코더 용 DSP 알고리듬 연구 및 구현',  2 차년도 연구보고서, 대우전자(주), 1998 년 9 월.

31

'코드 생성기능을 갖는 DSP 알고리듬 시뮬레이터의 개발', 4 차년도 연구보고서, 산업자원부/정보통신부/과학기술부, 1999 년  3 월.

32

'코드 생성기능을 갖는 DSP 알고리듬 시뮬레이터의 개발', 5 차년도 최종 연구보고서, 산업자원부/정보통신부/과학기술부, 2000 년  1 월.

33

‘고정 소수점 DSP 하드웨어 자동합성을 위한 단어길이 최적화에 관한 연구’,서강대학교, 2001 년 4월.

34

'SoC 설계기법 연구', 1차년도 연구보고서, 정보통신부, 2002년 8월

35

‘대용량 스위치 확장을 위한 프레임 순서유지 방안에 관한 연구’, ETRI, 2002 년 2 월.

36

‘저전력설계 기법을 적용한 터보코드 부호화기/복호기 설계’, 한국과학재단, 2002년 6월.

37

'SoC 설계기법 연구 (대학 IT연구센터 육성-지원사업)', 2차년도 연구보고서, 정보통신부, 2002년 8월

38

'SoC 설계기법 연구 (대학 IT연구센터 육성-지원사업)', 3차년도 연구보고서, 정보통신부, 2003년 8월

39

'SoC 설계를 위한 CAD 환경 구축', 1차년도 연구보고서, 삼성전자 시스템 LSI 사업부, 2004년 3월

40

'SoC 설계기법 연구 (대학 IT연구센터 육성-지원사업)', 4차년도 연구보고서, 정보통신부, 2004년 8월

41

'임베디드 시스템/프로세서 설계를 위한 CAD framework 구축에 관한 연구', 최종 연구보고서, 서강대학교, 2005년 4월

42

'SoC 설계를 위한 CAD 환경 구축', 2차년도 연구보고서, 삼성전자 시스템 LSI 사업부, 2005년 5월

43

'SoC 설계기법 연구 (대학 IT연구센터 육성-지원사업)', 5차년도 최종 연구보고서, 정보통신부, 2005년 8월

44

'MDL 기반의 코어 생성 기법(IT SoC 전공 실습 프로젝트)', 최종 연구보고서, 정보통신부, 2006년 2월

45

'SoC 설계기법 연구 (대학 IT연구센터 육성-지원사업)', 2단계 1차년도 연구보고서, 정보통신부, 2006년 8월

46

'SoC 설계를 위한 CAD 환경 구축', 3차년도 최종 연구보고서, 삼성전자 시스템 LSI 사업부, 2006년 8월

47

'SoC 통합 설계 소프트웨어 나노급 검증시스템 개발(EDA): A ', 1차년도 연구보고서, 정보통신부, 2006년 11월

48

'SoC 설계기법 연구 (대학 IT연구센터 육성-지원사업)', 2단계 2차년도 연구보고서, 정보통신부, 2007년 8월

49

'SoC 통합 설계 소프트웨어 나노급 검증시스템 개발(EDA): A ', 2차년도  최종 연구보고서, 정보통신부, 2007년 11월

50

'나노 SoC 산업 육성을 위한 산학협력 혁신 클러스터', 1차년도  연구보고서, 정보통신부, 2008년 11월

51

'SoC 설계기법 연구 (대학 IT연구센터 육성-지원사업)', 2단계 3차년도 연구보고서, 정보통신부, 2008년 12월

 
Home | |